```
entity Multiplexeur is
port (
     in0, in1, in2, in3, in4 : in std_logic_vector(7
   downto 0);
     Selecteur
                              : in std_logic_vector(2
   downto 0):
     Sortie
                              : out std_logic_vector(7
   downto 0));
end Multiplexeur;
architecture CaseProcess of Multiplexeur is
begin
process(all)
```





```
begin
   case Selecteur is
     when "000" => Sortie <= in0:
    when "001" => Sortie <= in1:
     when "010" => Sortie <= in2;
     when "011" => Sortie <= in3;
     when "100" => Sortie <= in4;
     when others => Sortie <= (others => '0');
   end case:
end process;
end CaseProcess;
```



```
entity Decodeur is
port(
     Entree : in std_logic_vector(1 downto 0);
     Sortie : out std_logic_vector(3 downto 0));
end Decodeur;
architecture ConcSelect of Decodeur is
begin
process(all)
begin
   case Entree is
      when "00"
                   => Sortie <= "0001":
      when "01"
                   => Sortie <= "0010":
      when "10"
                   => Sortie <= "0100":
      when "11"
                   => Sortie <= "1000";
```





```
when others => Sortie <= "0000";
end process;
end ConcSelect;</pre>
```



#### Solution Question 4

```
entity Encodeur is
port(
     Entree : in std_logic_vector(2 downto 0);
     Sortie : out std_logic_vector(1 downto 0));
end Encodeur;
architecture ProConc of Encodeur is begin
   Sortie(0) <= Entree(2) or (not Entree(2) and not
   Entree(1) and Entree(0));
   Sortie(1) <= Entree(2) or Entree(1);</pre>
end ProConc:
```





### ADDITIONNEUR

#### FONCTION ET SPÉCIFICATIONS Half adder



#### Full adder

| A | В | $C_{OUT}$ | S |
|---|---|-----------|---|
| 0 | 0 | 0         | 0 |
| 0 | 1 | 0         | 1 |
| 1 | 0 | 0         | 1 |
| 1 | 1 | 1         | 0 |

$$G = A \cdot B$$
$$P = A \oplus B$$

$$K = \overline{A} \cdot \overline{B}$$

|   | A | В | C | $\mid G \mid$ | P | K | $C_{OUT}$ | $\mid$ S |
|---|---|---|---|---------------|---|---|-----------|----------|
|   | 0 | n | 0 | n             |   | 1 | 0         | 0        |
| _ | U | O | 1 | U             | 0 | 1 | 0         | 1        |
|   | 0 | 1 | 0 | n             | 1 | n | 0         | 1        |
|   | U | 1 | 1 |               | 1 | 0 | 1         | 0        |
|   | 1 | 0 | 0 | n             | 1 | n | 0         | 1        |
|   | 1 | 0 | 1 |               | 1 | 0 | 1         | 0        |
|   | 1 | 1 | 0 | 1             | 0 | n | 1         | 0        |
|   | 1 | 1 | 1 | 1             | " |   | 1         | 1        |



### ADDITIONNEUR

#### DESCRIPTION VHDL

```
library ieee;
use ieee.std_logic_1164.all;
entity additionneur is
port(
     a,b,cin : in std_logic;
     s,cout : out std_logic);
end additionneur;
--end:
architecture archConc of additionneur is
begin
      <= a xor b xor cin;</pre>
   cout <= (a and b) or (a and cin) or (b and cin);</pre>
end archConc;
```



#### ADDITIONNEUR

### VUE DU NIVEAU TRANSFERT DE REGISTRE (RTL)





### SOUSTRACTEUR

#### Principe:

Complémenter à 2 l'opérande à soustraire et réaliser une addition du résultat avec l'autre opérande

#### Exemple:

Soustracteur

$$A - B = A + (-B) = A + \overline{B} + 1$$

Additionneur/soustracteur mode addition: sub = 0

mode soustraction: sub = 1

$$A \pm B = A + (B \oplus sub) + sub$$





### SOUSTRACTEUR

```
DESCRIPTION VHDL
library ieee;
use ieee.std_logic_1164.all;
entity soustracteur is
port(
     a,b,cin : in std_logic;
     s,cout : out std_logic);
end soustracteur;
--end:
architecture archConc of soustracteur is
   signal bn :std_logic;
begin
   bn \leq not b:
   s <= a xor bn xor cin;
   cout <= (a and bn) or (a and cin) or (bn and cin);</pre>
end archConc;
```



### SOUSTRACTEUR

### VUE DU NIVEAU DE TRANSFERT DE REGISTRES (RTL)





#### FONCTIONALITÉ ET SPÉCIFICATIONS

### Principe:

 $\square$  Calculer si A=B ou si  $A\geq B$  permet de déterminer les autres résultats de comparaison

$$EQ = (A = B)$$
  $NE = (A \neq B) = \overline{EQ}$   $GT = (A > B) = \overline{EQ} \cdot GE$ 

$$GE = (A \ge B)$$
  $LT = (A < B) = \overline{GE}$   $LE = (A \le B) = \overline{GE} + EQ$ 

- $\Box EQ = (A = B) = (B A = 0)$
- $\Box \ EQ_{i+1} = (A_i = B_i) \cdot EQ_i = \overline{(A_i \oplus B_i)} \cdot EQ_i$
- $\square$   $EQ_0=1; EQ_n=EQ$  ou utiliser un soustracteur optimisé (sans sortie  $S_i)$
- $\Box GE = (A \ge B) = (A B \ge 0)$
- $\Box GE_{i+1} = (A_i > B_i) + (A_i = B_i) \cdot GE_i = A_i \cdot \overline{B_i} + \overline{(A_i \oplus B_i)} \cdot GE_i$
- $\Box$   $GE_0 = 1; GE_n = GE$  ou utiliser un soustracteur



- FONCTIONALITÉ ET SPÉCIFICATIONS
- □ Utilisation d'un soustracteur modifié





#### FONCTIONALITÉ ET SPÉCIFICATIONS

□ Si on veut calculer uniquement si A=B, le circuit est plus simple





#### DESCRIPTION VHDL

```
library ieee;
use ieee.std_logic_1164.all;
entity Comparateur is
port(
     a,b
                       : in std_logic;
     agtb, altb, aeqb : out std_logic);
end Comparateur;
architecture archConc of Comparateur is
begin
   agtb <= '1' when a > b else '0';
   altb <= '1' when a < b else '0';
   aeqb <= '1' when a = b else '0';</pre>
end archConc;
```





## COMPARATEUR DESCRIPTION VHDL





#### DESCRIPTION VHDL

```
library ieee;
use ieee.std_logic_1164.all;
entity Comparateur is
port(
     a.b
                       : in std_logic;
     agtb, altb, aeqb : out std_logic);
end Comparateur;
architecture archConc1 of Comparateur is
   signal gt, lt :std_logic;
begin
   gt <= '1' when a > b else '0';
   lt <= '1' when a < b else '0';</pre>
   agtb <= gt;
```





#### DESCRIPTION VHDL

```
altb <= lt;
   aeqb <= not (gt or lt);</pre>
end archConc1;
```





### COMPARATEUR. DESCRIPTION VHDL

- Quelles sont les différences au niveau RTL entre ces deux descriptions VHDL?
- □ A votre avis, laquelle des deux est la plus rapide?



### SOMMAIRE

- WHDL : utilisation du langage
  - Description des fonctions combinatoires usuelles
  - Types de données



- □ Définition d'un type de données
  - ▷ un ensemble de valeurs pouvant être affectées à un objet
  - un ensemble d'opérations pouvant être appliquées sur les objets d'un même type
- $\hfill \square$  VHDL est un langage très typé
- un objet peut être affecté uniquement avec la valeur du même type
- uniquement les opérations définies pour un type de données peuvent être appliquées sur un objet de même type

### Types de données standard :

- □ entier (integer):
  - $\triangleright$  de  $-(2^{31}-1)$  à  $2^{31}-1$  par défaut (au maximum)
  - ▷ deux sous-types : natural et positive



```
possibilité de spécifier un domaine avec range :
       variable UnEntier: integer range 0 to 511;
    possibilité d'accéder aux limites du domaine avec des
       attributs: signal limB, limH: natural;
       begin limB <= UnEntier'Left; limH <=</pre>
       UnEntier'Right;
       \Rightarrow limB vaut 0 et limH vaut 511
□ booléen (boolean) : (false, true)
□ bit : ('0', '1')
□ bit_vector : un tableau 1D de bits
```



| operator                    | description                                       | data type<br>of operand a                           | data type<br>of operand b  | data type<br>of result                              |
|-----------------------------|---------------------------------------------------|-----------------------------------------------------|----------------------------|-----------------------------------------------------|
| a ** b abs a not a          | exponentiation<br>absolute value<br>negation      | <pre>integer integer boolean, bit, bit_vector</pre> | integer                    | <pre>integer integer boolean, bit, bit_vector</pre> |
| a * b a / b a mod b a rem b | multiplication<br>division<br>modulo<br>remainder | integer                                             | integer                    | integer                                             |
| + a<br>- a                  | identity<br>negation                              | integer                                             |                            | integer                                             |
| a + b<br>a - b<br>a & b     | addition<br>subtraction<br>concatenation          | integer<br>1-D array,<br>element                    | integer 1-D array, element | integer<br>1-D array                                |





| a sll b a srl b a sla b a srl b a rol b a ror b | shift left logical<br>shift right logical<br>shift left arithmetic<br>shift right arithmetic<br>rotate left<br>rotate right | bit_vector          | integer   | bit_vector   |
|-------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------|---------------------|-----------|--------------|
| a = b<br>a /= b                                 | equal to<br>not equal to                                                                                                    | any                 | same as a | boolean      |
| a < b                                           | less than                                                                                                                   | scalar or 1-D array | same as a | boolean      |
| a <= b                                          | less than or equal to                                                                                                       |                     |           |              |
| a > b                                           | greater than                                                                                                                |                     |           |              |
| a >= b                                          | greater than or equal to                                                                                                    |                     |           |              |
| a and b                                         | and                                                                                                                         | boolean, bit,       | same as a | boolean, bit |
| a or b                                          | or                                                                                                                          | bit_vector          |           | bit_vector   |
| a xor b                                         | XOT                                                                                                                         |                     |           |              |
| a nand b                                        | nand                                                                                                                        |                     |           |              |
| a <b>nor</b> b                                  | nor                                                                                                                         |                     |           |              |
| a xnor b                                        | xnor                                                                                                                        |                     |           |              |



std\_logic

- □ Pourquoi le type bit n'est pas suffisant?
- □ le package std\_logic\_1164
- std\_logic :
- □ 9 valeurs possibles :
  - ▷ '0' ou '1'
  - ▷ 'Z' : l'état de haute impédance
  - ▷ 'L' ou 'H' : un faible '0' ou '1'
  - ▷ 'X', 'W' : inconnu ou un faible inconnu
  - ▷ 'U' : non initialisé
  - ▷ '-': peu importe (indéfini)
- □ std\_logic\_vector : vecteur de std\_logic
  - → std\_logic\_vector(7 downto 0)



```
std_logic
```

utilisation :

```
library ieee;
use ieee.std_logic_1164.all;
```

Opérateurs utilisés avec le type std\_logic

| overloaded<br>operator            | data type<br>of operand a     | data type<br>of operand b | data type<br>of result |
|-----------------------------------|-------------------------------|---------------------------|------------------------|
| not a                             | std_logic_vector<br>std_logic |                           | same as a              |
| a and b<br>a or b                 |                               |                           |                        |
| a xor b a nand b a nor b a xnor b | std_logic_vector<br>std_logic | same as a                 | same as a              |



std\_logic

Les fonctions de conversion disponibles dans le package :

| function $\langle {}^{\bullet} \rangle$ | data type<br>of operand a | data type<br>of result |
|-----------------------------------------|---------------------------|------------------------|
| to_bit(a)                               | std_logic                 | bit                    |
| to_stdulogic(a)                         | bit                       | std_logic              |
| to_bit_vector(a)                        | std_logic_vector          | bit_vector             |
| to_stdlogicvector(a)                    | bit_vector                | std_logic_vector       |

Exemple:





std\_logic

```
signal s1, s2, s3: std_logic_vector(7 downto 0);
signal b1, b2 : bit_vector(7 downto 0);
--KO
s1 <= b1:
b2 <= s1 and s2;
s3 \le b1 \text{ or } s2;
-- OK
s1 <= to_stdlogicvector(b1);</pre>
b2 <= to_bitvector(s1 and s2);
s3 <= to_stdlogicvector(b1) or s2;</pre>
-- ou
s3 <= to_stdlogicvector(b1 or to_bitvector(s2));</pre>
```



# OPÉRATEURS SUR LES TABLEAUX D'ÉLÉMENTS

- □ Les opérandes n'ont pas toujours la même taille
- □ Lors de la comparaison de deux tableaux n'ayant pas la même taille, tous les éléments sont comparés un par un en partant de gauche (LSB)
- □ Exemple :

```
"011"="011", "011">"010", "011">"00010", "0110">"011"
Tous les exemples précédents sont vrais
```

□ Opérateur de concaténation

```
y<= "00" & a(7 downto 2);
y<= a(7) & a(7) & a(7 downto 2);
y<= a(1 downto 0) & a(7 downto 2);</pre>
```



# OPÉRATEURS SUR LES TABLEAUX D'ÉLÉMENTS

□ Opération d'agrégation

```
a <= "10100000":
a \leftarrow (7=) '1', 6=) '0', 0=> '0', 1=> '0', 5=> '1',
      4=> '0',3=> '0',2=> '1');
a \leftarrow (7|5=> 1', 6|4|3|2|1|0 => 0');
a \leftarrow (7|5=> 1', others => 0');
a <= "00000000";
a <= (others => '0');
```



PACKAGE numeric\_std

```
Comment réaliser les opérations arithmétiques avec les
  std_logic?
□ la solution : le package numeric_std
 définit un entier comme un tableau d'éléments de type
  std_logic
  Deux types : unsigned et signed
utilisation :
```

Les opérateurs définis dans le package :

use ieee.std\_logic\_1164.all; use ieee.numeric\_std.all;



library ieee;

| overloaded<br>operator                                | description                | data type<br>of operand a                                  | data type<br>of operand b                                  | data type<br>of result                   |
|-------------------------------------------------------|----------------------------|------------------------------------------------------------|------------------------------------------------------------|------------------------------------------|
| abs a<br>– a                                          | absolute value<br>negation | signed                                                     |                                                            | signed                                   |
| a * b a / b a mod b a rem b a + b a - b               | arithmetic<br>operation    | unsigned<br>unsigned, natural<br>signed<br>signed, integer | unsigned, natural<br>unsigned<br>signed, integer<br>signed | unsigned<br>unsigned<br>signed<br>signed |
| a = b<br>a /= b<br>a < b<br>a <= b<br>a > b<br>a >= b | relational<br>operation    | unsigned<br>unsigned, natural<br>signed<br>signed, integer | unsigned, natural<br>unsigned<br>signed, integer<br>signed | boolean<br>boolean<br>boolean<br>boolean |



```
signal a,b,c,d: unsigned (7 downto 0);
...
a <= b + c;
d <= b + 1;
e <= (5 + a + b) - c;</pre>
```



| function                                                            | description                                              | data type of<br>operand a                                              | data type of<br>operand b | data type of<br>result        |
|---------------------------------------------------------------------|----------------------------------------------------------|------------------------------------------------------------------------|---------------------------|-------------------------------|
| shift_left(a,b) shift_right(a,b) rotate_left(a,b) rotate_right(a,b) | shift left<br>shift right<br>rotate left<br>rotate right | unsigned, signed                                                       | natural                   | same as a                     |
| resize(a,b)<br>std_match(a,b)                                       | resize array<br>compare '-'                              | unsigned, signed<br>unsigned, signed<br>std_logic_vector,<br>std_logic | natural<br>same as a      | same as a<br>boolean          |
| to_integer(a) to_unsigned(a,b) to_signed(a,b)                       | data type<br>conversion                                  | unsigned, signed<br>natural<br>integer                                 | natural<br>natural        | integer<br>unsigned<br>signed |



- □ Les types de données std\_logic\_vector, unsigned ou signed sont définis comme des tableaux d'éléments std\_logic
- □ Ces trois types sont considérés comme des types différents
- Utilisation de fonctions de conversion pour passer d'un type à un autre





| data type of a                              | to data type                 | conversion function / type casting           |
|---------------------------------------------|------------------------------|----------------------------------------------|
| unsigned, signed unsigned, std_logic_vector | std_logic_vector<br>unsigned | std_logic_vector(a) unsigned(a)              |
| unsigned, signed unsigned, signed           | std_logic_vector integer     | <pre>std_logic_vector(a) to_integer(a)</pre> |
| natural                                     | unsigned                     | to_unsigned(a, size)                         |
| integer                                     | signed                       | $to\_signed(a, size)$                        |



```
library ieee;
use ieee.std_logic_1164.all;
use ieee.numeric_std.all;
signal s1, s2, s3, s4, s5, s6: std_logic_vector(3
   downto 0);
signal u1, u2, u3, u4, u6, u7: unsigned(3 downto 0);
signal sg: signed(3 downto 0);
-- OK
u3 <= u2 + u1; --- ok, operandes non-signés
u4 <= u2 + 1; --- ok, operandes non-signé et natural
```



```
--KO
u5 <= sg; -- type mismatch
u6 <= 5; -- type mismatch
--Solution
u5 <= unsigned(sg); -- type casting</pre>
u6 <= to_unsigned(5,4); -- fonction de conversion
--KO
s3 <= u3; -- type mismatch
s4 <= 5; -- type mismatch
--Solution
s3 <= std_logic_vector(u3); -- type casting</pre>
```



```
s4 <= std_logic_vector(to_unsigned(5,4));

--KO
s5 <= s2 + s1; + indefini pour std_logic_vector
s6 <= s2 + 1; + indefini

-- Solution
s5 <= std_logic_vector(unsigned(s2) + unsigned(s1));
s6 <= std_logic_vector(unsigned(s2) + 1);</pre>
```



PACKAGE std\_logic\_arith

- package développé par Synopsys avant le standard IEEE numeric std
- □ presque similaire à numeric\_std
- □ deux nouveaux types : unsigned et signed
- □ les détails d'implémentation sont différents
- manipule les std\_logic\_vector comme des nombres signés ou non-signés
- □ Dans les outils de simulation, on le trouve souvent dans la library ieee (même s'il n'en fait pas partie)



PACKAGE std\_logic\_arith

- un seul des deux packages peut être utilisé à la fois
- □ leur utilisation remet en cause la réputation du langage VHDL comme un langage très typé



PACKAGE std\_logic\_arith

□ En conclusion : préférer le package numeric\_std



#### UTILISATION DU PACKAGE numeric\_std

- Réaliser un additionneur 4 bits en instanciant l'additionneur 1 bit déjà présenté
- Décrire un additionneur 4 bits en utilisant le package numeric\_std
- O Décrire un soustracteur 4 bits en utilisant le package numeric std
- Oécrire un comparateur 8 bits en utilisant le package numeric std
- O Pour le comparateur 8 bits, est-il nécessaire de faire des conversions en unsigned?

